D~DIDI~DIDIDI!!!!

0%

JTAG-SWD-DAP

接口信号

JTAG接口,总称测试访问接口TAP,使用如下信号来支持边界扫描操作。

  • TCK(测试时钟)–这个信号同步内部状态机的操作。
  • TMS(测试模式选择)–这个信号对TCK的上升边缘采样以判定下一个状态。
  • TDI(测试数据输入)–这个信号代表移入器件测试或编程逻辑的数据。当内部状态机在正确的状态时,它在TCK的上升边缘处采样。
  • TDO(测试数据输出)–这个信号代表移出器件测试或编程逻辑的数据并且当内部状态机处于正确的状态时,在TCK的下降边缘处有效。
  • TRST(测试重置)–这是一个可选针脚,当存在时,可以重置TAP控制器的状态机。

img

DAP miniWiggler

Block R/W Pins  JTAG  DAP  DAP 3PU  3 Pin Unidir.  DAP WM  3 Pin Wide Mode  [MByte/s]  4.5 w  15 w  15 R  15 w  15 R  30 w  30 R  TCK  DAPO  DAPO  DAPO  TMS  DAPI  DAPI  DAPI  TDO  GPIO or  TGI/03  DAP2  DAP2  TDI  GPIO or  TGI/02  GPIO  TGI/02  GPIO or  TGI/02

0 16Pin  0 10Pin  — JTAG  ¯ DAP  TMS  /BRKIN  VREF  GND  GND  GND  GND  vcc  GND  GND  / RST  /BRKOUT  GND  14  DAPI/SPD  USERO  USERI  /RST

引脚 定义 引脚 定义
1 VREF 2 DAP1/SPD/TMS
3 GND 4 DAP0/SUP/TCK
5 GND 6 USER0
7 GND 8 USER1
9 GND 10 /RST
1 VREF(RED) 1 2 DAP1/SPD/TMS 2 3 GND 3 4 DAP0/SUP/TCK 4 5 GND 5 6 USER0 6 7 GND 7 8 USER1 8 9 GND 9 10 /RST 10